WWW.REFERATCENTRAL.ORG.UA - Я ТУТ НАВЧАЮСЬ

... відкритий, безкоштовний архів рефератів, курсових, дипломних робіт

ГоловнаТехнічні науки → Схемотехніка тригерів на дискретних та інтегральних мікросхемах - Курсова робота

Схемотехніка тригерів на дискретних та інтегральних мікросхемах - Курсова робота

На другі входи елементів ТА подаються сигнали з прямого Q і інверсного виходів RS – тригера. Елементи затримки затримують сигнали з виходів схем ТА на час, рівне довжині вхідного імпульсу А.

Нехай тригер знаходиться у стані 0, тобто Q=0 а =1, тоді на вхід елемента ТА1 з інверсного виходу подається сигнал 1, а на вхід елемента ТА2 – сигнал 0. при подачі вхідного запускаючого імпульсу на вхід А елементів ТА сигнал 1 буде тільки на виході елемента ТА1. після затримки на час дії вхідного імпульсу він подається на вхід S RS – тригера і встановлює його в стан 1, так як протилежне попередньому стану тригера.

При подачі слідуючого запускаючого імпульса сигнали 1 на обох входах будуть вже у елемента ТА2, так як стан тригера попереднім імпульсом запуска було змінено на протилежний, при якому Q=1а =0. І тепер з виходу другого елемента затримки сигнал 1 буде поданий на вхід R RS – тригера, що змінить його стан на 0.

Таким чином, кожним вхідним імпульсом стан тригера буде змінюватися на протилежний.

Елементи затримки необхідні для того, щоб тригер перекидався тільки після закінчення запускаючого імпульсу. При їх відсутності, якщо довжина запускаючого імпульсу опиняється більше часу перекидання тригера, сигнали на виході тригера змінюються на протилежні і відбудеться наступне перекидання тригера. Таким чином за час дії вхідного імпульсу відбудеться два перекидання, що недопустимо.

Інші варіанти схем Т – тригера можна побачити в Л.1 с.367-368.

Тригер затримки (D – тригер) ("5).

0100090000032a0200000200a20100000000a201000026060f003a03574d4643010000000000010001910000000001000000180300000000000018030000010000006c00000000000000000000000800000010000000000000000000000085380000e818000020454d4600000100180300001200000002000000000000000000000000000000000400000003000040010000f000000000000000000000000000000000e2040080a90300160000000c000000180000000a0000001000000000000000000000000900000010000000cf010000cc000000250000000c0000000e000080250000000c0000000e000080120000000c00000001000000520000007001000001000000f1ffffff00000000000000000000000090010000000000cc04400022430061006c00690062007200690000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000110080ae110010000000e4b1110064af1100524f6032e4b11100dcae1100100000004cb01100c8b11100244f6032e4b11100dcae11002000000049642f31dcae1100e4b1110020000000ffffffffcc32d400d0642f31ffffffffffff0180ffff0180efff0180ffffffff0000000000080000000800004300000001000000000000006000000025000000372e9001cc00020f0502020204030204ef0200a07b20004000000000000000009f00000000000000430061006c006900620072000000000000000000a4af1100dee32e31e88d083204b3110010af11009c38273106000000010000004caf11004caf1100e87825310600000074af1100cc32d4006476000800000000250000000c00000001000000250000000c00000001000000250000000c00000001000000180000000c00000000000002540000005400000000000000000000000800000010000000010000000000fa410000fa41000000000d000000010000004c000000040000000000000000000000cf010000cc00000050000000200000000900000046000000280000001c0000004744494302000000ffffffffffffffffd1010000cd000000000000004600000014000000080000004744494303000000250000000c0000000e000080250000000c0000000e0000800e000000140000000000000010000000140000000400000003010800050000000b0200000000050000000c02cc00cf01040000002e0118001c000000fb021000070000000000bc02000000cc0102022253797374656d0000000000000000000000000000000000000000000000000000040000002d010000040000002d01000004000000020101001c000000fb02f1ff0000000000009001000000cc0440002243616c6962726900000000000000000000000000000000000000000000000000040000002d010100040000002d010100040000002d010100050000000902000000020d000000320a0d0000000100040000000000cf01cc0020020900040000002d010000040000002d010000030000000000

Призначений для запису інформації поступаючої на вход D. Ця інформація записується в тригер під час дії синхронізуючого імпульсу, поступаючого на вхід С, а на виході тригера воно з'являється тільки після його закінчення. D – тригер виконаний на двух синхронізуючих RS – тригерах.

Якщо на вхід D поданий сигнал 1, то при надходженні синхронізуючого імпульсу він записується в тригер Т1.

Після закінчення синхроімпульсу сигнал на виході схеми ТА-НІ2 стає рівним 1 і інформація з тригера Т1 переписується в тригер Т2.

Якщо на вхід D поданий сигнал 0, то після інверсії він подається на вхід R тригера Т1 і в момент приходу синхроімпульсу в тригер Т1 буде записаний 0. Після закінчення синхроімпульсу інформація з тригера Т1 переписується в тригер Т2.

Якщо інформація на вході D не змінюється до моменту приходу наступного синхроімпульсу, то інформація в тригері залишається попередньою.

Умовне позначення двоступеневого D – тригера на структурних схемах зображено на "6.

II. Тригер Шмідта

0100090000032a0200000200a20100000000a201000026060f003a03574d4643010000000000010001910000000001000000180300000000000018030000010000006c00000000000000000000000800000010000000000000000000000085380000e818000020454d4600000100180300001200000002000000000000000000000000000000000400000003000040010000f000000000000000000000000000000000e2040080a90300160000000c000000180000000a0000001000000000000000000000000900000010000000cf010000cc000000250000000c0000000e000080250000000c0000000e000080120000000c00000001000000520000007001000001000000f1ffffff00000000000000000000000090010000000000cc04400022430061006c00690062007200690000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000110080ae110010000000e4b1110064af1100524f6032e4b11100dcae1100100000004cb01100c8b11100244f6032e4b11100dcae11002000000049642f31dcae1100e4b1110020000000ffffffffcc32d400d0642f31ffffffffffff0180ffff0180efff0180ffffffff0000000000080000000800004300000001000000000000006000000025000000372e9001cc00020f0502020204030204ef0200a07b20004000000000000000009f00000000000000430061006c006900620072000000000000000000a4af1100dee32e31e88d083204b3110010af11009c38273106000000010000004caf11004caf1100e87825310600000074af1100cc32d4006476000800000000250000000c00000001000000250000000c00000001000000250000000c00000001000000180000000c00000000000002540000005400000000000000000000000800000010000000010000000000fa410000fa41000000000d000000010000004c000000040000000000000000000000cf010000cc00000050000000200000000900000046000000280000001c0000004744494302000000ffffffffffffffffd1010000cd000000000000004600000014000000080000004744494303000000250000000c0000000e000080250000000c0000000e0000800e000000140000000000000010000000140000000400000003010800050000000b0200000000050000000c02cc00cf01040000002e0118001c000000fb021000070000000000bc02000000cc0102022253797374656d0000000000000000000000000000000000000000000000000000040000002d010000040000002d01000004000000020101001c000000fb02f1ff0000000000009001000000cc0440002243616c6962726900000000000000000000000000000000000000000000000000040000002d010100040000002d010100040000002d010100050000000902000000020d000000320a0d0000000100040000000000cf01cc0020020900040000002d010000040000002d010000030000000000

В основі тригера Шмідта лежить перемикач струму, схема якого зображена на "7. Перемикачем струму називають симетричну схему (Rk1=Rk2, β1=β2), в якій заданий струм I0 протікає через ту або іншу її гілку в залежності від величини управляючої напруги e(t) при фіксованій напрузі Е на другому її вході.

Особливостями перемикача струму є:

    • керування станом схеми здійснюється не струмом (як у транзисторних ключах), а напругою;

    • використання ненасиченого режиму транзисторів у відкритому стані.

У статичному режимі (е1(t)=const). Параметри елементів схеми та джерел напруги: Rk1=Rk2, Rэ, Ek та Е вибираються такими, щоб транзистори схеми у відкритому стані не заходили в область насичення, тобто іб1=іб2

При е1(t)=Е обидва транзистора відкриті, у кожному з плеч протікає струм 0,5I0, а напруги на участках Б-Э транзисторів обох плечей схеми однакові і рівні: Uбэ1=Uбэ2=Е-I0Rэ.

Фізичні процеси в режимі переключення.

Зменшимо е1(t) на величину . При цій напрузі Uбэ1 транзистора також зменшиться на величину , що приведе до зменшення його струму у десятки разів, тобто його запиранню. В момент запирання VT1 струм, протікаючий через опір Rэ зменшиться до величини 0,5I0, що приведе до збільшення Uбэ2 і зростанню струму транзистора VT2 до величини.

Якщо тепер, навпаки, збільшити е1(t) на величину (у порівнянні з величиною Е=сonst), то виникне зворотнє переключення схеми у стан, при якому VT1 відкритий і через нього протікає весь струм I0, а транзистор VT2 – закритий.

Величини е1(t)=Е-=е- та е1(t)=Е+=е+ називаються відповідно запираючою і відпираючою напругами.

Loading...

 
 

Цікаве