WWW.REFERATCENTRAL.ORG.UA - Я ТУТ НАВЧАЮСЬ

... відкритий, безкоштовний архів рефератів, курсових, дипломних робіт

ГоловнаТехнічні науки → Схемотехніка тригерів на дискретних та інтегральних мікросхемах - Курсова робота

Схемотехніка тригерів на дискретних та інтегральних мікросхемах - Курсова робота

Аналогічно можна показати, що знаходження тригеру у стані 0, подача сигналу 1 на вхід R не змінить стану тригера (рядок 5 табл. 10.1.).

Таким чином, незалежно від протилежного стану тригера подачею сигналу 1 на вхід R він переводиться в стан 0. Також можна показати, що з будь-якого попереднього стану подачею сигналу S=1, тригер переводиться у стан 1.

В тригері на елементах АБО-НІ комбінація сигналів R=1 і S=1 є забороненою так як в цьому випадку незалежно від попереднього стану тригера сигнали на його виходах Q і будуть дорівнювати 0, що недопустиме.

Тригер побудований на елементах ТА-НІ, має заборонену комбінацію сигналів R=0 і S=0, при якій на обох його виходах буде сигнал 1.

В цьому тригері обов'язково на одному з виходів повинен бути сигнал 1, комбінація сигналів R=1 і S=1 не змінює стан тригеру (як і комбінація R=0 і S=0 у попередній схемі).

Тригер на елементах ТА-НІ називають тригером з інверсним керуванням, так як він встановлюється в стан 0 сигналом R=0 і в стан 1 сигналом S=0. (Інверсія по відношенню до керуючих сигналів RS – тригера на елементах АБО-НІ).

0100090000032a0200000200a20100000000a201000026060f003a03574d4643010000000000010001910000000001000000180300000000000018030000010000006c00000000000000000000000800000010000000000000000000000085380000e818000020454d4600000100180300001200000002000000000000000000000000000000000400000003000040010000f000000000000000000000000000000000e2040080a90300160000000c000000180000000a0000001000000000000000000000000900000010000000cf010000cc000000250000000c0000000e000080250000000c0000000e000080120000000c00000001000000520000007001000001000000f1ffffff00000000000000000000000090010000000000cc04400022430061006c00690062007200690000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000110080ae110010000000e4b1110064af1100524f6032e4b11100dcae1100100000004cb01100c8b11100244f6032e4b11100dcae11002000000049642f31dcae1100e4b1110020000000ffffffffcc32d400d0642f31ffffffffffff0180ffff0180efff0180ffffffff0000000000080000000800004300000001000000000000006000000025000000372e9001cc00020f0502020204030204ef0200a07b20004000000000000000009f00000000000000430061006c006900620072000000000000000000a4af1100dee32e31e88d083204b3110010af11009c38273106000000010000004caf11004caf1100e87825310600000074af1100cc32d4006476000800000000250000000c00000001000000250000000c00000001000000250000000c00000001000000180000000c00000000000002540000005400000000000000000000000800000010000000010000000000fa410000fa41000000000d000000010000004c000000040000000000000000000000cf010000cc00000050000000200000000900000046000000280000001c0000004744494302000000ffffffffffffffffd1010000cd000000000000004600000014000000080000004744494303000000250000000c0000000e000080250000000c0000000e0000800e000000140000000000000010000000140000000400000003010800050000000b0200000000050000000c02cc00cf01040000002e0118001c000000fb021000070000000000bc02000000cc0102022253797374656d0000000000000000000000000000000000000000000000000000040000002d010000040000002d01000004000000020101001c000000fb02f1ff0000000000009001000000cc0440002243616c6962726900000000000000000000000000000000000000000000000000040000002d010100040000002d010100040000002d010100050000000902000000020d000000320a0d0000000100040000000000cf01cc0020020900040000002d010000040000002d010000030000000000

n

n+1

Rn

Sn

Qn

Qn+1

1

0

0

0

-

2

0

0

1

-

3

0

1

0

0

4

0

1

1

0

5

1

0

0

1

6

1

0

1

1

7

1

1

0

0

8

1

1

1

0

Синхронізуючий RS – тригер ("3.).

Схема синхронізуємого на елементах ТА-НІ тригера відрізняється від несинхронізуємого "2.б. тільки вхідною логічною схемою, на яку крім інформаційних сигналів поступають синхроімпульси.

При відсутності сигналів на інформаційних виходах R=0 і S=0 незалежно від наявності або відсутності сигнала на синхронізуючому вході, тобто С=0 або С=1, сигнали =1 і =1 не можуть змінити попереднього стану тригера (див. табл.10.2. станів RS – тригера з інверсним керуванням, рядки 7,8).

При подачі інформаціонного сигналу 1 на один із входів і відсутності синхронізуючого сигналу (С=0), сигнали на входах =1 і =1 не можуть змінити попереднього стану тригера.

В момент подання синхронізуючого імпульсу С=1 на вхідну логічну схему, сигнали на його виходах приймають значення = і =. Припустимо, що тригер знаходився у стані 0, (Q=0,), а на його входи подається комбінація R=0 і S=1, тоді на входах елемента ТА-НІ (верхній на "2.б.) буде діяти комбінація і . Цими сигналами тригер переводиться в стан 1.

Забороненою комбінацією для синхронного RS – тригера з інверсним керуванням являється комбінація R=1 і S=1, так як при наявності синхроімпульсу на входах логічної схеми, вона приводить до комбінації ==0 і ==0, яка є забороненою.

Тригер з рахуючим входом (Т тригер).

На "4. зображений один з варіантів організації рахуючого запуску тригера за допомогою логічних елементів.

0100090000032a0200000200a20100000000a201000026060f003a03574d4643010000000000010001910000000001000000180300000000000018030000010000006c00000000000000000000000800000010000000000000000000000085380000e818000020454d4600000100180300001200000002000000000000000000000000000000000400000003000040010000f000000000000000000000000000000000e2040080a90300160000000c000000180000000a0000001000000000000000000000000900000010000000cf010000cc000000250000000c0000000e000080250000000c0000000e000080120000000c00000001000000520000007001000001000000f1ffffff00000000000000000000000090010000000000cc04400022430061006c00690062007200690000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000000110080ae110010000000e4b1110064af1100524f6032e4b11100dcae1100100000004cb01100c8b11100244f6032e4b11100dcae11002000000049642f31dcae1100e4b1110020000000ffffffffcc32d400d0642f31ffffffffffff0180ffff0180efff0180ffffffff0000000000080000000800004300000001000000000000006000000025000000372e9001cc00020f0502020204030204ef0200a07b20004000000000000000009f00000000000000430061006c006900620072000000000000000000a4af1100dee32e31e88d083204b3110010af11009c38273106000000010000004caf11004caf1100e87825310600000074af1100cc32d4006476000800000000250000000c00000001000000250000000c00000001000000250000000c00000001000000180000000c00000000000002540000005400000000000000000000000800000010000000010000000000fa410000fa41000000000d000000010000004c000000040000000000000000000000cf010000cc00000050000000200000000900000046000000280000001c0000004744494302000000ffffffffffffffffd1010000cd000000000000004600000014000000080000004744494303000000250000000c0000000e000080250000000c0000000e0000800e000000140000000000000010000000140000000400000003010800050000000b0200000000050000000c02cc00cf01040000002e0118001c000000fb021000070000000000bc02000000cc0102022253797374656d0000000000000000000000000000000000000000000000000000040000002d010000040000002d01000004000000020101001c000000fb02f1ff0000000000009001000000cc0440002243616c6962726900000000000000000000000000000000000000000000000000040000002d010100040000002d010100040000002d010100050000000902000000020d000000320a0d0000000100040000000000cf01cc0020020900040000002d010000040000002d010000030000000000

Схема Т тригера складається з схеми RS – тригера з установочними входами, зібраного на логічних елементах АБО-НІ, елементів затримки і двох елементів U, на один із входів якого подається запускаючий імпульс А. сигналом 1 на вході S RS – тригера встановлюється стан 1, а при R=1 у стан 0.

Loading...

 
 

Цікаве